內容簡介
《國傢高等教育“十二五”規劃教材:數字電子技術基礎》共分10章,分彆是數字電路基礎、邏輯代數基礎、集成邏輯門電路、組閤邏輯電路、觸發器、時序邏輯電路、脈衝波形發生器與整形電路、半導體存儲器和可編程邏輯器件、數/模和模/數轉換器、數字係統設計基礎。每節有練習與思考,每章有小結和習題,書後有附錄。《國傢高等教育“十二五”規劃教材:數字電子技術基礎》內容豐富實用,有利於培養學生的技術應用能力。
《國傢高等教育“十二五”規劃教材:數字電子技術基礎》可作為高等學校電子信息類、計算機類、自動化類和電氣類等專業的“數字電子技術基礎”、“數字邏輯電路”等課程的教材,也可供從事電子技術的相關人員參考。
目錄
前言
第1章 數字電路基礎
1.1 數字信號與數字電路
1.1.1 數字技術的發展及其應用
1.1.2 數字信號和模擬信號
1.1.3 數字電路的特點和分類
練習與思考
1.2 數製和碼製
1.2.1 數製
1.2.2 不同數製間的轉換
1.2.3 二進製代碼
練習與思考
1.3 二進製的運算方法
1.3.1 原碼、反碼和補碼
1.3.1 二進製的算術運算
練習與思考
本章小結
習題
第2章 邏輯代數基礎
2.1 概述
2.2 邏輯代數的基本運算
2.2.1 與運算
2.2.2 或運算
2.2.3 非運算
2.2.4 異或運算
2.2.5 同或運算
2.2.6 復閤邏輯運算
練習與思考
2.3 邏輯代數的基本定律和常用公式
練習與思考
2.4 邏輯代數的三個基本規則
2.4.1 代入規則
2.4.2 反演規則
2.4.3 對偶規則
練習與思考
2.5 邏輯函數及其錶示方法
2.5.1 最小項的定義及其性質
2.5.2 邏輯函數的最小項錶達式
2.5.3 邏輯函數的錶示方法及其相互
轉換
練習與思考
2.6 邏輯函數的化簡
2.6.1 邏輯函數的代數化簡法
2.6.2 邏輯函數的卡諾圖化簡法
2.6.3 具有無關項的邏輯函數的卡諾
圖化簡法
練習與思考
2.7 硬件描述語言VHDL基礎
2.7.1 VHDL的主要構件
2.7.2 VHDL的數據對象和數據類型
2.7.3 VHDL的操作符
2.7.4 VHDL的基本語句
2.8 MAX+plusⅡ介紹及應用
2.8.1 MAX+plusⅡ的使用方法
2.8.2 MAX+plusⅡ的設計過程
2.8.3 MAX+plusⅡ軟件的基本操作
與應用
本章小結
習題
第3章 集成邏輯門電路
3.1 概述
3.2 基本邏輯門
3.2.1 二極管的開關特性
3.2.2 晶體管的開關特性
3.2.3 MOS管的開關特性
3.2.4 分立元件門電路
練習與思考
3.3 TTL集成邏輯門電路
3.3.1 TTL與非門電路
3.3.2 其他功能TTL門電路
3.3.3 集電極開路門和三態門電路
3.3.4 TTL集成電路和其他雙極型集成電路
3.3.5 TTL集成邏輯門電路使用注意事項
練習與思考
3.4 CMOS集成邏輯門電路
3.4.1 CMOS反相器
3.4.2 CMOS邏輯門電路
3.4.3 CMOS漏極開路門和三態輸齣
CMOS門電路
3.4.4 CMOS傳輸門
3.4.5 CMOS電路産品係列
3.4.6 CMOS集成邏輯門電路使用注意事項
練習與思考
3.5 TTL電路與CMOS電路的接口
3.6 正負邏輯規定及基本邏輯門電路的等效符號
3.6.1 正負邏輯規定
3.6.2 基本邏輯門電路的等效符號
練習與思考
3.7 用VHDL描述邏輯門電路
3.7.1 門電路的VHDL描述
3.7.2 三態輸齣門電路的VHDL描述
本章小結
習題
第4章 組閤邏輯電路
4.1 概述
4.2 組閤邏輯電路的分析和設計
4.2.1 組閤邏輯電路的分析
4.2.2 組閤邏輯電路的設計
練習與思考
4.3 加法器
4.3.1 半加器和全加器
4.3.2 加法器
練習與思考
4.4 編碼器
4.4.1 二進製編碼器
4.4.2 二�彩�進製編碼器
4.4.3 優先編碼器
練習與思考
4.5 譯碼器和數據分配器
4.5.1 二進製譯碼器
4.5.2 二�彩�進製譯碼器
4.5.3 顯示譯碼器
4.5.4 數據分配器
練習與思考
4.6 數據選擇器
4.6.1 4選1數據選擇器
4.6.2 8選1數據選擇器
練習與思考
4.7 數值比較器
4.7.1 1位數值比較器
4.7.2 多位數值比較器
練習與思考
4.8 組閤邏輯電路中的競爭冒險
4.8.1 什麼是競爭冒險
4.8.2 競爭與冒險的識彆
4.8.3 消除競爭冒險的方法
練習與思考
4.9 組閤電路應用舉例
4.9.1 足球評委會判罰電路
4.9.2 智力競賽搶答電路
4.9.3 水位檢測電路
4.10 用VHDL描述組閤邏輯電路
本章小結
習題
第5章 觸發器
5.1 概述
5.2 基本RS觸發器
5.2.1 由與非門構成的基本RS觸發器
5.2.2 由或非門構成的基本RS觸發器
5.2.3 基本RS觸發器的主要特點
5.2.4 集成基本RS觸發器
練習與思考
5.3 同步觸發器
5.3.1 同步RS觸發器
5.3.2 同步D觸發器
練習與思考
5.4 邊沿觸發器
5.4.1 邊沿JK觸發器
5.4.2 邊沿D觸發器
練習與思考
5.5 觸發器的邏輯功能
5.5.1 D觸發器
5.5.2 JK觸發器
5.5.3 T觸發器
5.5.4 T′觸發器
5.5.5 RS觸發器
練習與思考
5.6 觸發器邏輯功能的轉換
練習與思考
5.7 觸發器的應用舉例
5.8 四種基本觸發器的VHDL描述
練習與思考
本章小結
習題
第6章 時序邏輯電路
6.1 概述
6.2 時序邏輯電路的分析
6.2.1 同步時序邏輯電路的分析
6.2.2 異步時序邏輯電路的分析
練習與思考
6.3 同步時序邏輯電路的設計
6.3.1 同步時序邏輯電路的設計步驟
6.3.2 同步時序邏輯電路的設計舉例
練習與思考
6.4 寄存器
6.4.1 數碼寄存器
6.4.2 移位寄存器
練習與思考
6.5 計數器
6.5.1 二進製計數器
6.5.2 十進製計數器
6.5.3 N進製計數器
6.5.4 環形計數器和扭環型計數器
練習與思考
6.6 時序邏輯電路應用舉例
6.6.1 8路彩燈控製器
6.6.2 順序脈衝發生器
6.6.3 數字鍾
6.7 用VHDL描述時序邏輯電路
6.7.1 移位寄存器的VHDL描述
6.7.2 計數器的VHDL描述
本章小結
習題
第7章 脈衝波形發生器與整形電路
7.1 概述
7.2 555定時器及其應用
7.2.1 555定時器的結構及工作原理
7.2.2 用555定時器組成單穩態觸發器電路
7.2.3 用555定時器組成施密特觸發器
7.2.4 用555定時器組成多諧振蕩器
練習與思考
7.3 集成和其他單穩態觸發器
7.3.1 微分型單穩態觸發器
7.3.2 集成單穩態觸發器
練習與思考
7.4 集成施密特觸發器
練習與思考
7.5 其他多諧振蕩器電路
7.5.1 用CMOS反相器組成的多諧振蕩器
7.5.2 石英晶體多諧振蕩器
練習與思考
7.6 脈衝産生與整形電路的應用
本章小結
習題
第8章 半導體存儲器和可編程邏輯器件
8.1 概述
8.2 隻讀存儲器
8.2.1 固定ROM
8.2.2 可編程ROM
8.2.3 可擦除可編程ROM
練習與思考
8.3 隨機存取存儲器
8.3.1 靜態隨機存儲器
8.3.2 動態隨機存儲器
8.3.3 存儲容量的擴展方法
練習與思考
8.4 可編程邏輯器件
8.4.1 PLD基本電路的結構、功能與習慣錶示法
8.4.2 可編程邏輯陣列
8.4.3 可編程陣列邏輯
8.4.4 通用陣列邏輯
8.4.5 在係統可編程邏輯器件
8.4.6 復雜可編程邏輯器件
8.4.7 現場可編程門陣列
8.4.8 在係統可編程通用數字開關
練習與思考
8.5 用存儲器實現組閤邏輯函數
本章小結
習題
第9章 D/A和A/D轉換器
9.1 概述
9.2 D/A轉換器
9.2.1 權電阻網絡D/A轉換器
9.2.2 倒T形電阻網絡D/A轉換器
9.2.3 權電流型D/A轉換器
9.2.4 D/A轉換器的主要性能指標
9.2.5 集成D/A轉換器及其應用
練習與思考
9.3 A/D轉換器
9.3.1 A/D轉換的基本原理
9.3.2 並行比較型A/D轉換器
9.3.3 逐次比較型A/D轉換器
9.3.4 雙積分型A/D轉換器
9.3.5 A/D轉換器的主要性能指標
9.3.6 集成A/D轉換器及其應用
練習與思考
本章小結
習題
第10章 數字係統設計基礎
10.1 概述
10.1.1 自下而上設計方法
10.1.2 自上而下設計方法
10.2 設計舉例
10.3 數字係統設計參考題目
10.3.1 800m賽跑第一名計時電路
10.3.2 雙嚮流動彩燈控製器的設計
10.3.3 數顯脈搏測試電路的設計
10.3.4 邏輯電路控製的公共汽車語音報站器
10.3.5 傢用風扇控製器
10.3.6 視頻信號切換器
10.3.7 十六路數顯報警器
10.3.8 數字式函數發生器
附錄
附錄A TTL、CMOS和ECL集成電路主要性能參數
附錄B 常用邏輯符號對照錶
附錄C 國産半導體集成電路型號命名法
參考文獻
前言/序言
國傢高等教育“十二五”規劃教材:數字電子技術基礎 epub pdf mobi txt 電子書 下載 2024
國傢高等教育“十二五”規劃教材:數字電子技術基礎 下載 epub mobi pdf txt 電子書